Иерархическая структура памяти (ЗУ). Назначение и классификация ЗУ. Особенности регистрового ЗУ, кэш-памяти, основной (внутренней) и внешней памяти. Модуль основной памяти, состав. Классификация, параметры и структура ИМС основной памяти: ИМС ОЗУ и ИМС ПЗУ. Управление памятью. Организация модулей памяти.
Л. [6, 7]
Тема 3.4 Периферийные устройства
Периферийные устройства: классификация, общие принципы построения. Накопители на магнитных и оптических носителях. Основные типы устройств ввода информации: клавиатура, мышь, сканер. Устройства вывода информации: мониторы, принтеры, плоттеры. Принцип действия, характеристики.
Л. [2, 7]
.
Раздел 4. МИКРОПРОЦЕССОРНЫЕ БИС
Тема 4.1. Классификация и основные технические характеристики микропроцессоров
Назначение и базовая структура МП. Основные технические характеристики БИС МП: разрядность, адресуемая память, быстродействие, технология. Классификация МП. Архитектура МП.
Л. [6, 7]
Тема 4.2 Архитектура 8-разрядных МП (БИС КР580ВМ80А)
Основные технические характеристики БИС МП КР580ВМ80А. Структура МП: структура и функции операционной и управляющей частей. УГО МП. Функционирование МП: цикл команды, машинный цикл, такт. Формирование управляющих сигналов, байт состояния. Система команд. Классификация команд. Режимы адресации. Форматы данных и команд. Программирование на машинном языке. Размещение в памяти программ, исходных данных, промежуточных и конечных результатов. Программирование на языке Ассемблер: запись ассемблерных программ, принципы составления программ, реализация простых программ, отладка и запуск программ.
Л. [4, 6, 7, 15]
Тема 4.3 Архитектура 16-разрядных микропроцессоров
Технические характеристики микропроцессоров К1810ВМ86 и I80286. Архитектура МПК1810ВМ86: сегментация памяти, структура МП, система команд, режимы адресации, форматы данных и команд, режимы работы (минимальный и максимальный), управляющие сигналы, реакция на внешние сигналы. Составление простых программ на языке Ассемблер для МП К1810ВМ86.
Архитектура МП I80286: программная модель, механизм защиты памяти, реальный и защищенный режимы, формирование адреса в этих режимах, общая характеристика системы команд, прерывания и исключения, мультизадачность. Виртуальная память.
Л. [3, 6, 9, 11]
Тема 4.4 Архитектура 32-разрядных микропроцессоров и микропроцессоров PENTIUM
Технические характеристики основных типов 32-разрядных МП. Режимы работы: реальный, защищенный, виртуальный. Страничная организация памяти. Внутренняя кэш-память.
Технические характеристики микропроцессоров класса Pentium. Особенности архитектур P5 и P6.
Л. [3]
Тема 4.5 Микроконтроллеры
Микроконтроллеры: определение, особенности архитектуры. Технические характеристики отечественных микроконтроллеров и микроконтроллеров фирмы ATMEL.Обобщенная структура микроконтроллера.
Л. [16]
Тема 4.5 Перспективы развития и применения микропроцессоров
Перспективы развития МП. Перспективы применения МП.
Л. [3]
Раздел 5 ОРГАНИЗАЦИЯ МПС НА МИКРОПРОЦЕССОРНОМ КОМПЛЕКТЕ БИС
Тема 5.1 Принципы организации МПС
Принципы организации МПС: синхронизация, формирование системной шины адреса, шины данных, шины управления; интерфейс с памятью и УВВ. Состав микропроцессорного комплекта (МПК).
Назначение периферийных БИС: тактовый генератор, буферные регистры, системный контроллер, контроллер прерываний (ПКП), контроллер прямого доступа к памяти (КПДП), программируемый параллельный интерфейс (ППИ), универсальный синхронно-асинхронный приемопередатчик (УСАПП), интервальный таймер (ПИТ).
Л. [4]
Тема 5.2 Блок центрального процессора
Функции блока ЦП. БИС, входящие в блок ЦП: назначение, УГО, внешние выводы. Организация блока ЦП на МПК КР580.
Л. [4,6]
Дата: 2018-11-18, просмотров: 541.